김준환 대표이사, Siemens EDA Korea
반도체 기반 제품에 대한 사회적 수요가 폭발적으로 증가하면서 반도체는 이제 전 세계 지정학적 논란의 중심에 있습니다. 반도체가 거의 모든 분야에서 핵심 제품 차별화를 주도하고 있는 지금, 고품질 첨단 반도체 공정과 첨단 이기종 패키징 에코시스템의 광범위한 가용성은 귀사의 성공에 매우 중요합니다. 본 세션에서는 Siemens가 어떻게 첨단 제조, AI로 강화된 설계 자동화 기술 그리고 개방형 에코시스템 지원을 통해 차세대 설계를 가능하게 할 수 있는지 논의합니다.
원문보기Exploding societal demand for semiconductor-enabled products means that semiconductors are now a central part of the worldwide geopolitical discussion. With semiconductors now driving core product differentiation in virtually all areas, broad availability of high-quality leading-edge semiconductor processes and an advanced heterogeneous packaging ecosystem is critical to your success. Let’s explore how Siemens are delivering advanced manufacturing, AI enhanced design automation tooling, and open ecosystem enablement – to enable your next generation of designs.
발표자
Mike Ellow CEO, Siemens EDA Silicon Systems
자세히 보기반도체 산업에서의 급속한 기술 발전은 새로운 공정 기술과 설계 플랫폼의 혁신을 요구하며, 이는 제품 성능과 시장 경쟁력에 중대한 영향을 미치고 있습니다. 특히 AI 반도체 시장의 빠른 성장과 더불어 테이터 처리량이 급증하고 있으며, 이를 지원하기 위해 삼성파운드리는 최첨단의 공정, 설계 그리고 EDA solution 을 제공할 준비가 되어 있습니다. 본 키노트에서는 AI 반도체의 설계 및 성능 향상에 필요한 삼성 파운드리의 (1) 최신 SF2, SF3 공정 특징 및 로드맵, (2) PPA 최적화 위한 삼성 파운드리의 DTCO 및 Muti-Die Integration(MDI) , 그리고 (3) 최신 PDK 기능 등을 소개하고 이의 구현을 위한 지멘스 EDA 와의 소중한 파트너쉽을 강조하고자 합니다.
발표자
이성재상무, Samsung Electronics
자세히 보기CI/CD 와 Shfit-Left 는 소프트웨어 설계에서 최종산출물의 품질 향상 및 개발 효율성을 증대하기 위해 널리 사용되고 있는 개념입니다. 최근에는 반도체 설계에서도 CI/CD 및 Shift-Left 의 개념을 적용하여, 개발 생산성을 높이기 위한 노력을 다양하게 시도하고 있습니다. 반도체 설계에서 이런 개념이 어떻게 적용될 수 있는지 살펴보고, Digital Front-End Designer 관점에서 이를 더 효율적으로 적용할 수 있는 방법에 대한 고민과 제안들에 대해서 공유하도록 하겠습니다.
발표자
이상헌연구위원, LG Electronics
자세히 보기이 세션에서는 physical-aware RTL 합성 영역에서 Aprisa의 확장된 기능과 이를 통해 설계자가 얻을 수 있는 이점을 다룹니다. 또한 디자이너의 생산성과 프로젝트 PPA를 개선하기 위한 Aprisa의 새로운 AI 기능에 대해서도 다룹니다
원문보기This presentation covers Aprisa's extended capability in the area of physical-aware RTL synthesis and it's benefits to the designer. It also covers the new AI functionalities in Aprisa to improve designers’ productivity and project PPA.
발표자
Alpesh Kothari, Chief Technologist, Siemens EDA
자세히 보기5nm 이하 기술 노드의 등장으로 RTL 전력 분석은 '위대한 리셋'을 맞이했습니다. 더 낮은 기술 노드에서는 상호 연결이 전력과 타이밍에 큰 영향을 미치므로 물리적 컨텍스트 없이 보정된 기생 모델을 활용하는 기존의 전력 분석이 무너지게 됩니다. 이 세션에서는 물리 인식 RTL 전력 분석이 어떻게 첨단 기술 노드의 복잡한 최신 설계에 대해 안정적이고 정확하며 일관된 전력 추정치를 제공하여 처리 시간을 크게 단축할 수 있는지 알아보세요.
원문보기The advent of sub-5nm technology nodes has resulted in a “great reset” for RTL power analysis. At lower technology nodes, interconnect greatly affects power and timing, causing traditional power analysis that leverages calibrated parasitic models without physical context, to break down. In this session, you will learn how physical-aware RTL power analysis can deliver reliable, accurate and consistent power estimates for newer, complex designs on leading-edge technology nodes in significantly reduced turn-around time.
발표자
Mohammed Fahad, Product Engineering Manager for PowerPro, Siemens EDA
자세히 보기mPower Power Integrity는 트랜지스터 레벨과 게이트 레벨 솔루션을 모두 제공합니다. 트랜지스터 레벨 흐름을 통해 이전에는 불가능했던 대규모 아날로그 설계를 제대로 분석할 수 있습니다. 이 새로운 기능을 통해 설계 팀은 비용이 많이 들고 엔지니어링 집약적인 방식을 일관되고 반복 가능한 분석으로 대체하여 자신 있게 테이프 아웃을 수행할 수 있게 됩니다. 게이트 레벨 플로우는 초기 설계 구현 단계부터 최종 승인까지 활용할 수 있는 정적 및 동적 전력 무결성 및 신뢰성 검사 기능을 포함하여 전체 칩, 셀 기반 전력망 분석 및 검증을 위한 포괄적인 솔루션입니다.
원문보기mPower Power Integrity offers both transistor level and gate-level solutions. The transistor-level flow enables rigorous analysis of large-scale analog designs that were not possible before. This new capability allows design teams to replace expensive, engineering-intensive workarounds with consistent, repeatable analyses that enable confident tape-outs. The gate-level flow is a comprehensive solution for full-chip, cell-based power grid analysis and verification, including static and dynamic power integrity and reliability checking features that can be leveraged from the early design implementation stage to final sign-off.
발표자
김세홍, Sr. Application Engineer, Siemens EDA
자세히 보기자동차가 전자 부품에 의존하는 비율이 급속도로 증가하면서 사람들은 스마트 차량을 '바퀴 달린 컴퓨터'라고 표현하고 있습니다. 지멘스 EDA는 칩에서 차량에 이르는 솔루션을 제공하는 독보적인 위치에 있으며, 본 세션에서는 광범위한 자동차 전자장치 EDA 솔루션에 대한 개요를 소개합니다.
원문보기With rapid increase of electronics content in automobiles, people are describing smart vehicles as "computer on wheels". Siemens EDA is in a unique position covering solutions from chip to vehicle. This presentation will give an overview on the breadth of our automotive electronics EDA solution.
발표자
Lincoln Lee, VP Application Engineering, Siemens EDA
자세히 보기소프트웨어 정의 제품이 표준이 되고 소프트웨어 워크로드가 시스템 아키텍처와 구현의 모든 측면에 영향을 미치면서 초기 아키텍처 탐색부터 로직 설계, 통합 및 검증에 이르기까지 설계의 모든 측면에 소프트웨어를 포함할 수 있는 방법이 필요해졌습니다. 이는 시스템 설계자에게 새로운 요구 사항을 제시하고 새로운 검증 과제를 야기하는 동시에 설계 팀이 실리콘이 출시되기 훨씬 전에 소프트웨어 설계를 시작할 수 있는 기회를 열어줍니다.
이 프레젠테이션에서는 소프트웨어 정의 세상에서 설계의 변화하는 모습, 소프트웨어 시프트 레스트가 어떻게 위험을 줄이면서 제품 개발을 가속화할 수 있는지, 새로운 Siemens EDA Veloce CS 플랫폼이 제공하는 고유한 기능을 통해 모든 설계 팀이 소프트웨어 시프트 레스트를 사용할 수 있는 방법을 살펴봅니다.
As software defined products become the norm and software workloads impact every aspect of system architecture and implementation, we need ways to include software in every aspect of the design from early architecture exploration, through logic design, and into integration and validation. This places new demands on systems designers, creates new verification challenges, and at the same time opens opportunities for design teams to begin software design long before silicon availability.
In this presentation we will explore the changing face of design in a software defined world, how software shift lest can accelerate product development while reducing risk, and how the unique capabilities offered by the new Siemens EDA Veloce CS platform makes software shift left available to all design teams.
발표자
변용기, Product Engineer, Siemens EDA
자세히 보기